SATA 发泡度如何控制,SATA 26AWG*2C+3D 共模阻抗不过,对内延迟差不过! - 简版

brucexiao
楼主
2008-08-13 09:07:56
请各位专家帮忙分析.
huierwxn
1 楼
2008-08-13 12:04:53

芯线控制好水中电容的正负公差,最好在1pf以内

xin2752640
2 楼
2008-08-15 14:07:03
阻抗不会过,是不是可以铝箔包紧点呢?
brucexiao
3 楼
2008-08-15 14:50:41

谢谢,我想主要是2P发泡度的问题,不知发泡度多少才好?

maryma888
4 楼
2008-11-05 17:12:43

有沒有高手來指點一下, 如果芯线的od 不變. 我想主要是跟發泡度有關

maryma888
5 楼
2008-11-06 10:51:36

在導體和絕緣線徑不變的情況下,增加发泡度,介電常數會變小,特性阻抗會變大

fang830812
6 楼
2008-11-06 18:13:24

楼主说的是共模阻抗 。请问一下特性阻抗过吗? 如果特性阻抗是很好的,请检查你的地线位置是否有变动?

JamesJSLee
7 楼
2010-06-11 17:02:12

學習學習.

Jameshe168
8 楼
2010-07-05 19:08:52

頂頂了

AMBER7148
9 楼
2010-07-15 17:58:16
學習學習.
tigertong
10 楼
2010-07-30 10:46:10
發泡度的控制在加工過程中可用水中靜電容,發泡度波動的話電容會產生變化
李小龍
11 楼
2010-07-30 17:12:37

共模阻抗不过??

如果你的差分阻抗做得OK的话,每对屏蔽OK的话,没有理由共模阻抗不过啊

xbq510225
12 楼
2010-07-31 10:45:01
楼上小龙大哥说得在理
newtopp
13 楼
2010-07-31 19:45:33

我看选用东莞新杰电工机械公司生产SATA数控双层包带机这个问题就解决了

jasonkj
14 楼
2010-09-27 11:37:08
學習.
shoulong79
15 楼
2010-09-27 15:19:27

有幾個要點與大家分享:

1.芯線不能偏心;

2.靜電容量需穩定;

3.包鋁泊時鋁泊張力需一致。

wkb
16 楼
2010-09-27 15:41:27
你的差分阻抗做得OK的话,每对屏蔽OK的话,没有理由共模阻抗不过啊
326714568
17 楼
2010-11-10 14:47:24
学习中
jolinchen
18 楼
2010-12-22 22:02:08

线材测试skew怎么都不过,之前以为跟发泡的稳定度有关,后面采用纯pe做也没有过,包带的张力和服帖度都很好,但是skew就是不过的原因是什么?

mingxiao
19 楼
2010-12-28 19:30:20
芯线没做好
vincent552
20 楼
2011-01-12 20:42:11

旁听

chenkui603
21 楼
2011-01-19 00:00:35
共模阻抗不过应该与结构有关,确保两条芯线与地线接触
IJXXIADX
22 楼
2011-10-13 09:48:30

共模阻抗不过应该与结构有关,确保两条芯线与地线接触

不知道是什麼意思?

 

hhg07221
23 楼
2011-10-26 19:59:44

共模阻抗确实与结构有关。首先两对线如果做的均匀一致,而且以地线为参考对称的话。共模阻抗肯定是通过的。有两个原因看共模阻抗

1,是如果对线做得均匀一致,那么就说他们的单模阻抗一样,影响到共模的平衡的就是电磁耦合的原因了,由此推断地线在对线之间不对称。或者铝箔包的有问题。

2.是对线做的 有问题。从你的延时差不过来看。很有可能就是两条线做的有问题。