电线电缆网 > 数据 高频线缆 > DVI、D系列端子插口针脚定义(完整版)

DVI、D系列端子插口针脚定义 - 无图版

pingts --- 2009-03-06 18:08:27

1

<DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>英文简介:Plug——插头;connector——端子;</DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>五、D型端子EIAJ D-connector D1/2/3/4/5: EIAJ RC-5237
Pin No. Signal
1 Y signal I/O (+700 mV & sync: +/-300 mV *1, 75 ohms)
2 Y_GND
3 PB (+/- 350 mV, 75 ohms)
4 PB_GND
5 PR (+/- 350 mV, 75 ohms)
6 PR_GND
7 Reserved line 1
8 Line 1 (0V: 525 lines, 2.2V: 750 lines, 5V: 1125 lines)
9 Line 2 (0V: 59.94i / 60i, 2.2V: -, 5V: 59.94p / 60p)
10 Reserved line 2
11 Line 3 (0V: 4:3, 2.2V: 4:3 letter box, 5V: 16:9)
12 Plug insert detect GND
13 Reserved line 3
14 Plug insert detect (output: 10K ohms, input: >100K ohms)
hooks Shell GND

*1:   for 1125i and 750p. -300mV for 525p/525i, superimposed in Y signal

Note: Indication for video signal format (i: interlace, p: progressive)
D1: 525i
D2: 525i, 525p
D3: 525i, 525p, 1125i
D4: 525i, 525p, 1125i, 750p
D5: 525i, 525p, 1125i, 750p, 1125p
</DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left></DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left></DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>D型端子</DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>六、VESA DFP端子VESA DFP connector: VESA (Video Electronics Standards Association) Digital Flat Panel (DFP) Standard
Pin No. Signal Name Signal
1 TX1+ TMDS positive differential output, channel 1
2 TX1- TMDS negative differential output, channel 1
3 SHLD1 Shield for TMDS channel 1
4 SHLDC Shield for TMDS clock
5 TXC+ TMDS positive differential output, reference clock
6 TXC- TMDS negative differential output, reference clock
7 GND Logic Ground
8 +5V Logic +5V DC Supply from the Host
9 No Connect No Connection
10 No Connect No Connection
11 TX2+ TMDS positive differential output, channel 2
12 TX2- TMDS negative differential output, channel 2
13 SHLD2 Shield for TMDS channel 2
14 SHLD0 Shield for TMDS channel 0
15 TX0+ TMDS positive differential output, channel 0
16 TX0- TMDS negative differential output, channel 0
17 No Connect No Connection
18 HPD Hot Plug Detection (+5V DC to Host)
19 DDC_DAT DDC2B Data
20 DDC_CLK DDC2B Clock

TMDSTM: Transition Minimized Differential Signaling
DDC: Display Data Channel
DDC2B: Simplest of the DDC modes defined in the VESA DDC standard
此主题相关图片如下:
</DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>VESA DFP端子</DIV><DIV style="WORD-BREAK: break-all; LINE-HEIGHT: 140%" align=left>七、VESA插头P&D connector: Plug and Display Standard (P&DTM)
Pin No. Signal
Pin No. Signal
1 TMDS Data2 + 16 USB data +
2 TMDS Data2 - 17 USB data -
3 TMDS Data return 18 1394 outer sahield (optional) & Charge Power return
4 Unused 19 1394 Vg
5 Unused 20 1394 Vp
6 Unused 21 TMDS Data0 +
7 TMDS Clock return 22 TMDS Data0 -
8 Charge power + 23 TMDS Data return
9 1394 pair A, data - 24 Unused
10 1394 pair A, data + 25 DDC return
11 TMDS Data1 + 26 DDC data (SDA)
12 TMDS Data1 - 27 DDC clock (SCL)
13 TMDS Data return 28 +5V DC
14 TMDS Clock + 29 1394 pair B, clock +
15 TMDS Clock - 30 1394 pair B, clock -

(TMDS: Trademark of Silicon Image, USB: universal serial bus, DDC: display data channel, SDA: serial data, SCL: serial clock)

VESA插头
</DIV>
kevinkang --- 2009-03-10 10:56:33

2

感謝分享喔~~

jianxun --- 2009-05-10 23:35:26

3

DVI D系列端子插口针脚定义,
  “WORD-BREAK处理方式:break-all幅度高达140%”,就像如果人们参加赛马[/ align >英文简介:插头,连接器———插头端子>,< /处理起来:“WORD-BREAK风格,就像如果人们参加赛马break-all幅度高达140%”[/ align >,D型端子EIAJ五D-connector D1/2/3/4/5:EIAJ RC-5237
  密码不。信号,
  1杨信号的I / O(+ 700 mV及同步:+ / -300 mV * 1、75ω)。
  2杨——能够
  3铅(+ / - 350 mV,75ω)。
  4铅_能够
  5公关(+ / - 350 mV,75ω)。
  6公关_能够
  7保留1号线
  8地铁1号线(为0V:525线,2.2V:750线、5V:1125线)。
  9第2(为0V:59.94i / 60i,2.2V:-、5V:59.94p /身上是60便士)。
  10保留2号线
  11第3(为0V:四3、2.2V:四3信箱,5V:十六9)。
  12插头插入侦测能够
  13保留3号线
  14插头插入侦测(输出:妻子,输入:> 10欧姆欧姆)。
  钩子壳能够
  
  * 1:为1125i和750p。-300mV 525p / 525i,为在Y的信号
  
  注:指示对视频信号的格式(我:交错,p:进步)。
  525i D1。
  525i,525p D2:
  525i,525p D3:1125i,
  第四天:525i,525p 1125i,750p,
  玩家可以任意顺序:525i,525p 1125i,750p,1125p >,< /处理起来:“WORD-BREAK风格,就像如果人们参加赛马break-all幅度高达140%”[/ align > > < /副总处理WORD-BREAK:break-all风格”,就像如果人们参加赛马幅度高达140%”[/ align > > < /副总处理方式= " WORD-BREAK:break-all幅度高达140%”,就像如果人们参加赛马D型端子[/ align > > < /副总处理WORD-BREAK:break-all风格”,就像如果人们参加赛马幅度高达140%”[/ align >,视频电子设备标准协会DFP端子VESA六:视频电子设备标准协会(中的DFP连接器视频电子设备标准协会)数位平板(中的DFP)的标准
  密码不。信号的名字的信号
  1 TX1 + TMDS积极差分输出,1频道
  2 TX1 - TMDS负微分输出,1频道
  3 SHLD1盾TMDS 1频道
  4 SHLDC盾TMDS时钟
  5 TXC + TMDS积极差分输出、基准时钟
  6 TXC - TMDS负微分输出、基准时钟
  7能够逻辑的地面上
  8 + 5V逻辑+ 5V直流供电的主人
  9没有连接任何联系
  10没有连接任何联系
  11 TX2 + TMDS积极差分输出、2频道
  12 TX2 - TMDS负微分输出、2频道
  13 SHLD2盾TMDS 2频道
  14 SHLD0盾TMDS频道0
  15 TX0 + TMDS积极差分输出、渠道为0
  16 TX0 - TMDS负微分输出、渠道为0
  17没有连接任何联系
  18 HPD铸造热插+ 5V直流,检测(宿主)。
  19 DDC2B DDC _幼小的数据
  DDC2B DDC _ CLK 20时钟
  
  TMDSTM最小化微分信号:转变
  数据显示,DDC:通道
  DDC2B:最简单的方式购买所定义的监护DDC标准
  此主题相关图片如下:
  < / DIV > < DIV风格= " WORD-BREAK:break-all幅度高达140%”,就像如果人们参加赛马[/ align > > < /视频电子设备标准协会DFP端子副总起来:“WORD-BREAK风格,就像如果人们参加赛马break-all幅度高达140%”[/ align >,VESA插头P&D七:插头和显示连接标准(P&DTM)。
  密码不。信号,
  密码不。信号,
  1 TMDS Data2 + 16万用串列总线的数据
  2 TMDS Data2 - 17万用串列总线的数据-
  3 TMDS数据回归18 1394外sahield(随意)和电池回来
  4闲置19 1394 Vg
  5闲置20 1394总监
  21 TMDS Data0 + 6不用
  7 TMDS时钟返回22 TMDS Data0 -
  23 TMDS 8收取电费+数据回归
  9 1394一部、数据- 24闲置
  10 1394一部、数据+ 25 DDC回来
  11 TMDS Data1 + 26 DDC数据(SDA)。
  12 TMDS Data1 - 27 DDC时钟(SCL)。
  13 TMDS数据回归28 + 5V直流
  14 TMDS时钟+ 29 1394一对B,时钟+
  15 TMDS时钟- 30 1394一对B,时钟-
  
  (TMDS:商标图像,的USB:硅的通用串行总线、DDC:显示数据的渠道,SDA:串行数据、SCL:串行时钟)。
  
  VESA插头
  > < / DIV
-- 结束 --